OpAmp'ların VCC / GND'ye ulaşmasını tam olarak engelleyen nedir?


10

Bu yüzden OpAmps hakkında okudum ve Ltspice ile biraz simüle ettim. LM324 OpAmp ile basit bir entegratör yaptım ve pozitif raya yaklaştım ama tam olarak doğru değil.

OpAmp'ların kesin pozitif ray değerlerine ulaşmamasına ne sebep olur? OpAmp'ın içindeki devre onu sınırlıyor mu?


Şematik yok ??
Mitu Raj

CMOS teknolojisine dayanan, "raydan raya" çıkışa (ve genellikle de girişlere) sahip olan ve neredeyse tedarik raylarına ulaşan opamp'ler vardır. Çıkışı çok fazla yüklemiyorsanız.
Bimpelrekkie

CMOS opamps, ileriye dönük tahrikli kapılarla Rout << 1 ohm'a sahip olabilir. 1Kohm Rload, Vout'unuzun raylardan sadece% 0.1 uzakta olmasını sağlar. Örneğin, 0.6u işleminde FET'lerin Yönlendirmesi 1 / (K * W / L * Ve); 100uA / volt ^ 2 * 1,000 / 1 * 5 volt ile, Rout 1 / 0,5 amp / volt veya 2 ohm'dur. Nch FET'inizin 1000/1 veya 100/1'lik 10 şerit olduğunu varsayarsak.
analogsystemsrf

Yanıtlar:


18

resim açıklamasını buraya girin

Şekil 1. LM324 op-amp dahili devresi.

Çıkış, Darlington transistör çiftinden yüksek sürüldüğünde Q5 ve Q6'nın açılması gerektiğini unutmayın. Q5 ve Q6'nın baz yayıcı kavşakları, üzerinde olduğunda her biri yaklaşık 0,7 V düştüğünden, bu devreden en çok bekleyebileceğimiz şey V + - 1,4 V'dir. Q5'in taban akımı 100 µA akım kaynağından geldiğinden, bunun da voltaj düşmesine izin verin.

Negatif sallanırken Q13 toprağa bir yol sağlar. Tabanı açmak için Q12 tarafından düşük çekilmesi gerektiğinden, sorunun biraz iyileştirilmiş olmasına rağmen benzer bir versiyonuna sahibiz.

Üst ve alt sürücü devreleri için kasaların her birini simüle edebilmeniz ve her durumda minimum ve maksimum çıkış voltajlarının ne olduğunu görebilmeniz gerekir. Sonra bunları veri sayfasıyla karşılaştırın.

Yük Iout (mA) arttıkça voltaj aralığının düşeceğini unutmayın.


Ama aynı zamanda tek bir PNP aşamasında (hayır Darlington) ile çıkış katını yerini ise fazlalaştı, sen olabilir çok daha iyi. Bunun genellikle yapılmaması, transistörlerin sınırlamaları hakkında çok şey söylüyor.
WhatRoughBeast

Bu nedenle bazı op-amp tasarımlarının Vcc'ye bağlı çıkışta bir çekme direnci vardır. Bu, p-kanallı mosfetler veya pnp transistörler için daha iyi bir 'kapalı' voltaj verir.
Sparky256

Sorun değil. Maksimum salınım aralığı {Vpp / Io}, DC yayıcı akım alıcısı nedeniyle oldukça doğrusal değildir ve Vo> 2Vdc'nin (Vee'nin üstünde) üzerinde en düşük ESR'ye sahiptir. Bu da basit bir ortak yayıcıdan ( CE) Vce (doymuş). CE'ler doygun olduğunda anahtarlara dönen akım pompaları olduğundan, düşük ESR çıkışı için en az 2 kademeli Ortak Kollektörler kullanırlar.
Tony Stewart Sunnyskyguy EE75
Sitemizi kullandığınızda şunları okuyup anladığınızı kabul etmiş olursunuz: Çerez Politikası ve Gizlilik Politikası.
Licensed under cc by-sa 3.0 with attribution required.