«flipflop» etiketlenmiş sorular

bir flip-flop veya mandal, iki kararlı duruma sahip olan ve durum bilgilerini depolamak için kullanılabilen bir devredir.

9
Mandal ve flip-flop arasındaki fark?
Bir mandal ile flip-flop arasındaki fark nedir? Benim düşündüğüm şey, bir sürgünün flip-flop'a eşdeğer olmasıdır, çünkü bitleri depolamak için kullanılır ve aynı zamanda veri depolamak için de kullanılan bir register'a eşdeğerdir. Ancak internette bazı makaleler okuduktan sonra kenara doğru tetiklenen ve seviye duyarlı fonksiyonelliğe göre mandallar ve parmak arası terlikler …

8
Neden durumsal öğelerin çıktısı genellikle Q olarak adlandırılır?
Lojik devre şemalarında, mantık kapılarının ve kombinasyon devrelerinin giriş ve çıkışlarını adlandırmak için çeşitli kurallar gördüm. Ancak, sürgüler ve benzeri durum bilgisi elemanları parmak arası terlikler genellikle soyut bir bağlantı yoktur şüpheli S. denilen onların "devlet" var sonlu-durum Makineleri "devlet" genellikle sıra Q belirtilmektedir teorik bilgisayar bilimleri, (Ben bunu sordum …

6
Bir flip flop nedir?
Bazıları birbiriyle çelişen flip-flop ve mandalların çeşitli tanımları var gibi gözüküyor. Öğrettiğim kurs için Bilgisayar Bilimi ders kitabı muhtemelen en kafa karıştırıcıdır (aslında kitaba çok az inancım var çünkü birkaç yerde sadece yanlış). Mandalların (SR, girişli SR, girişli D) çalışmalarında ve tetiklenen seviye ile kenar tetiklenen cihazlar arasındaki farkı, en …

6
Seri protokol sınırlama / senkronizasyon teknikleri
Asenkron seri iletişim bugünlerde bile elektronik cihazlar arasında yaygın bir şekilde yayıldığı için, zaman zaman çoğumuzun böyle bir soru ile karşılaştığına inanıyorum. Bir elektronik cihaz Dve PCseri hatla bağlı (RS-232 veya benzeri) bir bilgisayarı ve sürekli bilgi alışverişi için gerekli olanları düşünün . Yani PC, her biri bir komut çerçevesi …
24 serial  communication  protocol  brushless-dc-motor  hall-effect  hdd  scr  flipflop  state-machines  pic  c  uart  gps  arduino  gsm  microcontroller  can  resonance  memory  microprocessor  verilog  modelsim  transistors  relay  voltage-regulator  switch-mode-power-supply  resistance  bluetooth  emc  fcc  microcontroller  atmel  flash  microcontroller  pic  c  stm32  interrupts  freertos  oscilloscope  arduino  esp8266  pcb-assembly  microcontroller  uart  level  arduino  transistors  amplifier  audio  transistors  diodes  spice  ltspice  schmitt-trigger  voltage  digital-logic  microprocessor  clock-speed  overclocking  filter  passive-networks  arduino  mosfet  control  12v  switching  temperature  light  luminous-flux  photometry  circuit-analysis  integrated-circuit  memory  pwm  simulation  behavioral-source  usb  serial  rs232  converter  diy  energia  diodes  7segmentdisplay  keypad  pcb-design  schematics  fuses  fuse-holders  radio  transmitter  power-supply  voltage  multimeter  tools  control  servo  avr  adc  uc3  identification  wire  port  not-gate  dc-motor  microcontroller  c  spi  voltage-regulator  microcontroller  sensor  c  i2c  conversion  microcontroller  low-battery  arduino  resistors  voltage-divider  lipo  pic  microchip  gpio  remappable-pins  peripheral-pin-select  soldering  flux  cleaning  sampling  filter  noise  computers  interference  power-supply  switch-mode-power-supply  efficiency  lm78xx 

4
Her ikisini de destekleyen bir FPGA'da mandalları ne zaman parmak arası terlikten daha iyi kullanırsınız?
Soru: Her ikisini de destekleyen bir FPGA'da mandalları ne zaman parmak arası terlikten daha iyi kullanırsınız? Arka fon: FPGA'larda seviyeye duyarlı şeffaf mandallardan kaçınılması ve sadece kenara duyarlı parmak arası terliklerin kullanılması iyi bilinen bir prensiptir. Çoğu FPGA mimarisi yerel olarak hem mandalları hem de parmak arası terlikleri destekler. Genel …
20 fpga  flipflop 

5
Neden Flip Flop'ları gösteriyoruz?
Flip Flop ve Mandalları anlamaya çalışıyorum. Morris Mano'nun Digital Logic kitabından okuyorum. Anlayamadığım bir şey, neden parmak arası terlik kullanmamızdır? Neden 'etkin' veya geçmeli mandallara ihtiyacımız olduğunu anlıyorum. Ama saatin ne faydası var? Bunu anlayamıyorum. Neden sadece gerekli parmak arası terlikleri etkinleştirip girdi vermiyoruz? Girişi değiştirdikçe, çıkış değişir. Çıkışı neden …


9
Anlık anahtar kontrolünü açma / kapatma yapma
Anlık bir anahtarın 2 durumlu bir geçiş çıkışı (mandallama anlık anahtarı) üretmesini sağlamanın en basit, en ucuz, en küçük yolları nelerdir? Başka bir deyişle, çıkış sürekli olarak düşüktür ve düğmeye / incelik anahtarına anlık olarak bastığınızda, çıkış sürekli olarak yüksek olarak değişir ve daha sonra tekrar bastığınızda, düşük seviyeye geri …

6
Basamaklı D-Flip Floplar neden metastabiliteyi önler?
Metastabilitenin ne olduğunu anlıyorum ama flip flopları birbirine bağlamanın bunu nasıl azalttığını anlamıyor musunuz? İlk iki durakın çıktısı yarılabilir ise, ikincisi için girdi olarak kullanılır. Ancak 2. flip flop'un bu girişle nasıl bir şey yapabileceğini ve kararlı hale getireceğini görmüyorum. Şimdiden teşekkürler!

5
SR Mandalı nasıl anlaşılır
Başımı SR Mandalının nasıl çalıştığına dolamıyorum. Görünüşe göre, R'den bir giriş hattı ve S'den başka bir giriş hattı bağlarsınız ve Q ve Q in cinsinden sonuç almanız gerekir. Ancak, hem R hem de S diğerinin çıkışından giriş gerektirir ve diğerinin çıkışı diğerinin çıkışından giriş gerektirir. Önce tavuk veya yumurta ne …

4
SR mandalında Q için başlangıç ​​durumu nedir?
Bu şemada Q için başlangıç ​​durumu ne olurdu? S ve R için ilk NOR önceki sonuçlara dayandığından, ilk yineleme için bir şey olmalı mı? NOT: Ben birinci yıl dijital mantık sınıfındayım, bu yüzden soru gerçek uygulama için değil, teorik kullanım (masa yapımı, çeşitli ödev problemleri, vb.) İçindir. Sadece "R __ …


3
RS flip flopunda S = 1, R = 1 durumu neden yasaklandı?
Ben RS flip flop rastladım ve bunu bir simülatörde uygulamak ve gerçek mantık kapıları kullanarak denedim. Ama hala flip flopta kararsız veya yasaklanmış durum S = 1, R = 1'i doğru anladığımdan emin değilim. Biri bana bunun tam olarak ne olduğunu söyleyebilir mi? Bu arada, flip flop uygulamak için 2 …

5
İhlal edildiğinde zaman çıkışını ayarlayın ve tutun
20 ns kurulum süresi ve 0 ns tutma süresi ile X giriş sinyalli pozitif bir kenar tetiklemeli D flip flop düşünün. Çıktı ne olacak? C, 40 ns'lik bir süreye sahip saat sinyalidir. 6. pozitif kenar sırasında, verilerin (veya X) 1'den 0'a çıkmadan önce 20 ns (kurulum süresi) için kararlı olmadığını …
9 clock  flipflop  setup 
Sitemizi kullandığınızda şunları okuyup anladığınızı kabul etmiş olursunuz: Çerez Politikası ve Gizlilik Politikası.
Licensed under cc by-sa 3.0 with attribution required.