«clock» etiketlenmiş sorular

Belirli bir frekansta yüksek ve alçak bir dijital sinyal.

3
I2C minimum saat hızı ve güvenilirliği
I2C tarafından belirlenen minimum saat hızı var mı? En yaygın olarak kullanılan saat hızının 100kHz olduğunu ve bazı cihazlar tarafından desteklenen 400kHz'lik "hızlı" bir mod olduğunu ve diğer cihazlar tarafından desteklenen daha hızlı ancak bir mod olduğunu düşünüyorum (sanırım 1MHz?). SCK sinyali master tarafından üretildiğinden, bunlardan herhangi birinden çok daha …

2
Bu devrenin marjinal voltaj seviyesi problemi var mı?
Ben açıklanan sorunu için araştırma olarak burada buldum bu devreyi Maxim tarafından: Bu saat katlayıcıdır ve giriş frekansı çok iyi tanımlandığı için benim durumumda gerçekten iyi bir uyum olmalıdır. Ancak veri sayfalarına bakarken MAX9010'un TTL seviyelerini çıkardığını fark ederken, 74VHC86 CMOS seviyelerini (0.7 * Vcc) kabul etti. Genel olarak, 5V'da …
11 voltage  clock  cmos  ttl 


2
Ne zaman bir saat arabellek IC kullanmam gerekir?
Bir FPGA'dan 7 DAC sürmek için bir devre ve PCB tasarlıyorum. (DAC AD9762'dir ) FPGA'nın tek bir saat çıkışı (PLL çıkış piminden) ile 7 DAC'nin hepsinde saat girişlerini çalıştırmak mümkün müdür? Yoksa bu bir felaket tarifi mi? Maks. frekans. 125 MHz. Veya her DAC saat girişinden önce saati arabelleğe almak …

2
İki IC arasında bir osilatörün paylaşılması
Aynı kartta bir mikro denetleyici ve bir FPGA var. Her ikisi de aynı saat hızında çalışacaksa, ikisini de saatlemek için sadece bir osilatör kullanabilir miyim? Burada dikkat etmem gereken bir şey var gibi görünüyor, ancak izleri kısa tutarsam onunla ilgili herhangi bir problemi hemen düşünemiyorum. Bunu daha önce kimse yaptı …

2
SDC üzerinden ASIC zamanlama kısıtlamaları: Çoklanmış bir saat nasıl doğru şekilde belirtilir?
Giriş İnternette ve bazı eğitim sınıflarında SDC formatında zamanlama kısıtlamalarının nasıl oluşturulacağı hakkında birden fazla, bazen çelişen veya eksik bilgi bulduktan sonra , EE topluluğundan karşılaştığım bazı genel saat üreten yapılarla ilgili yardım istemek istiyorum. Bir ASIC veya FPGA üzerinde belirli bir işlevselliğin nasıl uygulanacağı konusunda farklılıklar olduğunu biliyorum (her …

2
AVR ATMEGA / ATTINY zamanlayıcı yansıtılmış çıkışını anlamak için yardıma mı ihtiyacınız var
Atmel AVR mikrodenetleyicisinin Timer1'ini, Arduino'da kullanılan AtMega328'i veya ATTiny85'i, birbirinin ayna görüntüsü olan iki saat sinyali çıkışı için kullanmaya çalışıyorum. Oluşturmaya çalıştığım frekans, denetleyicide neredeyse hiçbir şey yapmak istemedikçe çıkış pinlerini değiştirmek için kod kullanarak bunu yapmak için çok yüksek olan 1 MHz ila 2 MHz veya daha fazla bir …

3
Saat çarpıklığı nedir ve neden negatif olabilir?
HDL derleyicim (Quartus II) zamanlama raporları oluşturur. İçinde, düğümlerin "saat çarpıklığı" sütunu vardır. Bulduğum saat çarpıklığının tek tanımı TimeQuest belgelerinde (bkz: sayfa 7-24): Saatten saate aktarımlarda saat belirsizliğini veya eğriltmeyi manuel olarak belirlemek için set_clock_uncertaintykomutu kullanın. Eğer çarpıklık "belirsizlik" ise, saat çarpıklığımın bazıları neden negatif (ör. -0.048)? Saat çarpıklığı tam …

4
Veri yolu eşleyici devreleri için zamanlama kısıtı
Saat etki alanlarına geniş bir kayıt geçirmek için bir veri yolu eşleyici devresim var. Eşzamansız sıfırlama mantığını atlayarak basitleştirilmiş bir açıklama sağlayacağım. Veriler bir saatte üretilir. Güncellemeler birbirinden çok (en az bir düzine) saat kenarından oluşuyor: PROCESS (src_clk) BEGIN IF RISING_EDGE(clock) THEN IF computation_done THEN data <= computation; ready_spin <= …
10 fpga  clock  timing  sdc 

5
İhlal edildiğinde zaman çıkışını ayarlayın ve tutun
20 ns kurulum süresi ve 0 ns tutma süresi ile X giriş sinyalli pozitif bir kenar tetiklemeli D flip flop düşünün. Çıktı ne olacak? C, 40 ns'lik bir süreye sahip saat sinyalidir. 6. pozitif kenar sırasında, verilerin (veya X) 1'den 0'a çıkmadan önce 20 ns (kurulum süresi) için kararlı olmadığını …
9 clock  flipflop  setup 

2
Kristal osilatörde garip ekstra frekans
Bir ses saatinin kaynağı olarak 12.288 MHz kristal kullanarak başka bir tasarımcıdan bir devre miras aldım. Son zamanlarda tedarik zinciri sorunlarımız vardı ve aynı özelliklere sahip alternatif bir parçayı onaylamam istendi. Bunun bir parçası olarak, "altın numune" ünitemizin FFT'sini ve incelenen yeni kristali karşılaştırdım. Her iki birimin FFT'sinin şöyle göründüğüne …
9 clock  crystal  fft 

3
30MHz saat ile çeşitli kartlar arasında yönlendirme
TLC5945 LED sürücüsünü kullanıyorum . Mikrodenetleyici ( LPC1343 kullanıyorum ) dahili PWM zamanlayıcı / sayacı için bir saat sağlamalıdır. İzin verilen maksimum saat hızı 30MHz olarak belirtilir. TLC5945 papatya dizimine sahip birkaç kartım olacak. Kartlar, karttan karta konektörler veya kısa şerit kablolarla bağlanır, bir kartın genişliği 10 cm'dir. Seri olarak …
Sitemizi kullandığınızda şunları okuyup anladığınızı kabul etmiş olursunuz: Çerez Politikası ve Gizlilik Politikası.
Licensed under cc by-sa 3.0 with attribution required.